Инженер по тестированию интегральных схем

Курс предназначен для подготовки специалистов в области функциональной верификации и внутрисхемного тестирования интегральных схем (ИС). В процессе обучения слушатели осваивают методы разработки тестов, проверку корректности работы цифровых устройств, принципы взаимодействия с аппаратурой для промышленного тестирования, а также современные подходы к автоматизации тестирования и анализу временных характеристик ИС. Особое внимание уделяется практической работе с языком описания аппаратуры SystemVerilog, методологиями UVM и средствами САПР.

Начало обучения: Первого числа каждого месяца

   
Форма обучения: Онлайн
   
Объем программы: 72 акад. часов
   

Стоимость обучения: 25 000 руб.(оплачивать можно поэтапно)

   

Документ об окончании: удостоверение о повышении квалификации

   
Контакты: Тел. +7 (831) 436-73-33
Email: ips@nntu.ru
   
Записаться на обучение

 

Для кого курс:
Курс ориентирован на инженеров-электронщиков, специалистов по тестированию цифровых устройств, разработчиков ИС, системных инженеров и верификаторов. На рынке труда специалисты с компетенциями в области функциональной верификации и тестирования микросхем востребованы в таких отраслях, как микроэлектроника, приборостроение, телекоммуникации, оборонная и космическая промышленность. По данным платформы hh.ru, спрос на инженеров по верификации и тестированию за последние два года вырос более чем на 40%, особенно в связи с ростом проектирования собственных отечественных ИС.

Чему вы научитесь?

  • Понимать маршрут проектирования ИС и использовать методы функциональной верификации на ранних этапах
  • Работать в соответствии с профстандартом помощника руководителя, определяя функциональные обязанности и зону ответственности.
  • Эффективно организовывать рабочее пространство и временные ресурсы руководителя, используя методы делегирования и планирования.
  • Решать задачи по сбору, анализу и представлению информации: формировать справки, аналитические записки, презентации, таблицы и другие материалы.
  • Использовать современные цифровые инструменты совместной работы и визуализации информации.
  • Профессионально оформлять управленческие документы, обеспечивать документооборот, хранение и юридическую защиту информации.
  • Организовывать внутренние и внешние коммуникации, встречи, переговоры и мероприятия с применением делового протокола.
  • Предотвращать и преодолевать конфликты, управлять стрессом и выстраивать эффективное личное взаимодействие с руководителем.
  • Применять элементы бережливого офиса и системы 5S в административной поддержке.
  • Вести учет документации, контролировать исполнение поручений и управлять корпоративной библиотекой знаний.

Преимущества курса:

  • Комплексный подход: охват всех ключевых аспектов работы — от делопроизводства до организационно-аналитической поддержки.
  • Практика с реальными инструментами: Git, PostgreSQL, JUnit, Playwright
  • Соответствие профстандарту: обучение строится с учетом требований, закрепленных в официальных нормативных документах.
  • Практические инструменты: работа с чек-листами, шаблонами, визуальными таблицами, справками, картами процессов.
  • Тренировка «мягких навыков»: развитие навыков взаимодействия с руководителем, управления временем и конфликтами.
  • Актуальные технологии: освоение цифровых платформ, программ совместной работы и электронного документооборота.
  • Поддержка бережливых офисных практик: внедрение принципов 5S и системной организации информации.
  • Готовность к современному деловому этикету: курс охватывает протокол проведения деловых встреч, переговоров и мероприятий.

Получите системные знания и практические инструменты для успешной работы в роли помощника руководителя

СОДЕРЖАНИЕ КУРСА


Наименование разделов
 

Всего, ак.ч.

Тема 1.1: Маршрут проектирования и тестирования интегральных схем, типы верификации цифровых устройств. Введение в функциональную верификацию. Выполнение и раз-бор простейших примеров.

Тема 1.2: Принципы работы основных цифровых устройств.

Тема 1.3: Основы языка System Verilog.

Тема 1.4 : Функциональная верификация и базовая генерация случайных воздействий. Взаимодействие с устройствами с синхронной логикой.

Тема 1.5: Функциональная верификация и создание тестовых сценариев. Взаимодействие с тестируемым устройством при помощи протоколов.

Тема 1.6 : Работа в среде Quartus II и Modelsim/Questasim

20

Тема 2.1: Верификация IP-блоков. Основные алгоритмы тестирования программного обеспечения.

Тема 2.2: Введение в функциональную верификацию на основе транзакций. Применение ООП для верификации цифровых устройств. Рандомизация транзакций.

Тема 2.3 : UVM методология тестирования

Тема 2.4: Разработка тестовых шаблонов

Тема 2.5: Условия завершения процесса верификации. Функциональное покрытие. Введение в модель фунционального покрытия SystemVerilog, ее создание и применение.

Тема 2.6: Функциональная верификация протоколов и white-box тестирование. Введение в SystemVerilog Assertions, их создание и применение.

20

Тема 3.1: Функциональное тестирование аппаратуры. Сигналы, глазковая диаграмма

Тема 3.2: Тестирование с учётом временных задержек. Timing Constraints

Тема 3.3: Изучение базового оборудования для тестирования, особенности аппаратуры для промышленного тестирования ИС.

Тема 3.4 требования к измерительной аппаратуре, compliance-тест, реализация тестовых процедур.

Тема 3.5: Особенности тестирования систем с процессорами и контроллерами

Тема 3.6 : Документирование результатов, ТЗ на тестирование, план и стратегии тестирования, верификационный план

Тема 3.7 : Изучение основ bash и TCL

Тема 3.8: Временной анализ интегральных схем в САПР OpenLane

Тема 3.9 : Внутрисхемное тестирование: основные технологии и приемы тестирования

Тема 3.10 : Самотестирование в программируемой логике

30
Выпускная аттестационная работа. 2
Итого: 72